Club-Z劇場
入社3年目 基板設計者 ミホの挑戦
【第3話】高速デジタル基板設計 ~SIに気をつけた正しい配置って?~
監修:図研ハイスピード・ソリューションセンター
2009.06.23
ミホメール
弁天堂 鳴宮様
お世話になっております。
アドレスバスA[0-13]のダンピング抵抗の配置について確認させて頂きたくメールいたしました。
極力コントロールIC側に寄せて配置したのですが、この配置でよろしいですか?配置図と波形図を添付いたしますのでご確認頂いてお返事ください。
よろしくお願いいたします。 まごころエンジニアリング 吉田
-翌朝-
ぴぽっ (Eメール受信音)
ミホ 「鳴宮さんのメールは、特別フォルダへ~♪ ふふん♪」
部長 「・・・。」
鳴宮メール
まごころエンジニアリング 吉田様
配置確認しました。この配置でOKです。
信号ネットMCKと/MCKは差動クロック信号ですので、 極力並行に配線して、両信号でタイミングがずれないように留意してください。ICのデータシートに載っていました波形を添付しますのでご参考ください。 弁天堂 鳴宮
ミホ (差動のタイミングがずれる・・?どういうことかしら。まずは配線して、シミュレーションしてみよっ。)
ミホ 「あれ?鳴宮さんから頂いた参考波形と全然ちがう~。どうして?困ったなぁ・・・あっ!こんな時は佐藤先輩、佐藤センパイっと♪」
(ミホは佐藤に相談することにした)
ミホ 「佐藤センパーイ。差動クロック信号のシミュレーションをやっているのですが、取引先の望んでいる波形と全然ちがう波形になってしまって…。ちょっとアドバイス頂けますか?」
佐藤 「今度はなに?? あーっ、これは差動の設定がされていない事が原因だよ。IBISモデルには2つのピンが差動ピンペアだということを示す[Diff Pin]という記述ができるようになっているんだ。
[Diff Pin]が書いてあるIBISモデルはシミュレーターが差動を認識できるんだけど・・今回のモデルには [Diff Pin]が書いてなかったんじゃない?」
(IBISモデルを確認するミホ)
ミホ 「はい、たしかに[Diff Pin]が書いてありませんね。あの、もう少し[Diff Pin]について詳しく教えてもらえますか?」
佐藤 「それは・・・」